土井靖生
April 10, 2000 作成
April 12, 2000 改定
May 31, 2000 改定(IOGNDとPBLKを独立)
May 25, 2002 改定(GND周り共通化: BGND, D-REF, MPX-REF, FGND, VLAYER)
Nov 06, 2002 改定(温度計配線追加)
チップ | 線種 | 外に出ない | 各段共通 | 各段独立 | 備考 | |
FA5 | 電源端子 | V1 | 1 | |||
V2 | 1 | |||||
VB1 | 1 | |||||
VB2 | 1 | |||||
VB3 | 1 | |||||
信号入力端子 | IN1 〜 IN5 | 5 | ||||
参照信号端子 | DREF | | ||||
信号出力端子 | OUT1 〜 OUT5 | 5 | ||||
電流モニタ端子 | CMON | 1 | 1ch分のみ | |||
リセット端子 | RSTA(Wide) & RSTB(Narrow) | 1+1 | ||||
P基盤電位 | PBLK | 1 | FM5とも共通 | |||
保護回路 | IOVDD | 1 | FM5とも共通 | |||
IOGND | 1 | FM5とも共通 | ||||
遮光レイヤ電位 | VLAYER | | FM5とも共通 | |||
リセットラインシールド | VGUARD | VB3に落とす。 | ||||
FM5 | コントロール端子 | A1〜A5 | 5 | |||
信号入力端子 | IN1〜IN5 | 5 | ||||
参照信号端子 | MPXREF | | ||||
出力バッファ電源端子 | VDD1, VDD2, VSS | 3 | ||||
信号出力端子 | VOUT, VREF | 2 | ||||
ゲートリセット電位設定端子 | GRSTVSET | 1 | ||||
ゲートリセット端子 | GRST | 1 | ||||
P基盤電位 | PBLK | FA5/PBLKと共通。 | ||||
保護回路電源 | IOVDD | FA5/IOVDDと共通。 | ||||
IOGND | FA5/IOGNDと共通。 | |||||
遮光レイヤ電位 | VLAYER | FA5/VLAYERと共通。 | ||||
その他 | バイアス電源 | Vbias (narrow+wide) | 1+1 | |||
フィルターグランド | FGND | | ||||
ケースグランド | HGND | 1 | ||||
温度計 | Th(I+,I-,V+,V-) | 4 | I+(黒) 5-11, I-(赤) 5-13, V+(白) 5-17, V-(緑) 5-19 | |||
計(各段) | 20 | 6 | 合計26本 | |||
計(3段まとめ) | 20 | 18 | 合計38本 | |||
計(全体) | 24 | 90 | 合計114本 |